您好,欢迎访问

商机详情 -

通信DDR测试系列

来源: 发布时间:2024年03月31日

DDR测试

DDR4/5与LPDDR4/5的信号质量测试由于基于DDR颗粒或DDRDIMM的系统需要适配不同的平台,应用场景千差万别,因此需要进行详尽的信号质量测试才能保证系统的可靠工作。对于DDR4及以下的标准来说,物理层一致性测试主要是发送的信号质量测试;对于DDR5标准来说,由于接收端出现了均衡器,所以还要包含接收测试。DDR信号质量的测试也是使用高带宽的示波器。对于DDR的信号,技术规范并没有给出DDR信号上升/下降时间的具体参数,因此用户只有根据使用芯片的实际快上升/下降时间来估算需要的示波器带宽。通常对于DDR3信号的测试,推荐的示波器和探头的带宽在8GHz;DDR4测试建议的测试系统带宽是12GHz;而DDR5测试则推荐使用16GHz以上带宽的示波器和探头系统。 DDR3总线的解码方法;通信DDR测试系列

通信DDR测试系列,DDR测试

DDR5发送端测试随着信号速率的提升,SerDes技术开始在DDR5中采用,如会采用DFE均衡器改善接收误码率,另外DDR总线在发展过程中引入训练机制,不再是简单的要求信号间的建立保持时间,在DDR4的时始使用眼图的概念,在DDR5时代,引入抖动成分概念,从成因上区分解Rj,Dj等,对芯片或系统设计提供更具体的依据;在抖动的参数分析上,也增加了一些新的抖动定义参数,并有严苛的测量指标。针对这些要求,提供了完整的解决方案。UXR示波器,配合D9050DDRC发射机一致性软件,及高阻RC探头MX0023A,及Interposer,可以实现对DDR信号的精确表征。通信DDR测试系列DDR4关于信号建立保持是的定义;

通信DDR测试系列,DDR测试

实际的电源完整性是相当复杂的,其中要考虑到IC的封装、仿真信号的切换频率和PCB耗电网络。对于PCB设计来说,目标阻抗的去耦设计是相对来说比较简单的,也是比较实际的解决方案。在DDR的设计上有三类电源,它们是VDD、VTT和Vref。VDD的容差要求是5%,而其瞬间电流从Idd2到Idd7大小不同,详细在JEDEC里有叙述。通过电源层的平面电容和用的一定数量的去耦电容,可以做到电源完整性,其中去耦电容从10nF到10uF大小不同,共有10个左右。另外,表贴电容合适,它具有更小的焊接阻抗。Vref要求更加严格的容差性,但是它承载着比较小的电流。显然,它只需要很窄的走线,且通过一两个去耦电容就可以达到目标阻抗的要求。由于Vref相当重要,所以去耦电容的摆放尽量靠近器件的管脚。然而,对VTT的布线是具有相当大的挑战性,因为它不只要有严格的容差性,而且还有很大的瞬间电流,不过此电流的大小可以很容易的就计算出来。终,可以通过增加去耦电容来实现它的目标阻抗匹配。在4层板的PCB里,层之间的间距比较大,从而失去其电源层间的电容优势,所以,去耦电容的数量将增加,尤其是小于10nF的高频电容。详细的计算和仿真可以通过EDA工具来实现。

对于DDR2-800,这所有的拓扑结构都适用,只是有少许的差别。然而,也是知道的,菊花链式拓扑结构被证明在SI方面是具有优势的。对于超过两片的SDRAM,通常,是根据器件的摆放方式不同而选择相应的拓扑结构。图3显示了不同摆放方式而特殊设计的拓扑结构,在这些拓扑结构中,只有A和D是适合4层板的PCB设计。然而,对于DDR2-800,所列的这些拓扑结构都能满足其波形的完整性,而在DDR3的设计中,特别是在1600Mbps时,则只有D是满足设计的。DDR有那些测试解决方案;

通信DDR测试系列,DDR测试

    对于DDR源同步操作,必然要求DQS选通信号与DQ数据信号有一定建立时间tDS和保持时间tDH要求,否则会导致接收锁存信号错误,DDR4信号速率达到了,单一比特位宽为,时序裕度也变得越来越小,传统的测量时序的方式在短时间内的采集并找到tDS/tDH差值,无法大概率体现由于ISI等确定性抖动带来的对时序恶化的贡献,也很难准确反映随机抖动Rj的影响。在DDR4的眼图分析中就要考虑这些抖动因素,基于双狄拉克模型分解抖动和噪声的随机性和确定性成分,外推出基于一定误码率下的眼图张度。JEDEC协会在规范中明确了在DDR4中测试误码率为1e-16的眼图轮廓,确保满足在Vcent周围Tdivw时间窗口和Vdivw幅度窗口范围内模板内禁入的要求。 DDR关于信号建立保持是的定义;福建DDR测试参考价格

DDR测试系统和DDR测试方法与流程;通信DDR测试系列

DDR测试按照存储信息方式的不同,随机存储器又分为静态随机存储器SRAM(StaticRAM)和动态随机存储器DRAM(DynamicRAM)。SRAM运行速度较快、时延小、控制简单,但是SRAM每比特的数据存储需要多个晶体管,不容易实现大的存储容量,主要用于一些对时延和速度有要求但又不需要太大容量的场合,如一些CPU芯片内置的缓存等。DRAM的时延比SRAM大,而且需要定期的刷新,控制电路相对复杂。但是由于DRAM每比特数据存储只需要一个晶体管,因此具有集成度高、功耗低、容量大、成本低等特点,目前已经成为大容量RAM的主流,典型的如现在的PC、服务器、嵌入式系统上用的大容量内存都是DRAM。通信DDR测试系列

标签: eDP眼图测试