您好,欢迎访问

商机详情 -

湖南MIPI测试故障

来源: 发布时间:2023年04月03日

MIPI-DSI接口IP设计与仿真

MIPI-DSI接口IP设计模拟部分采用定制方法,数字部分采用Veriloa语言描述,程序设计采用层次化设计方法,根据图2所示是MIPI-DSI接口总体功能电路设计框图,编写系统spec和模块spec,设定各个功能模块的互连接目,每个模块的数据流外理都采用有限状态机进行描述。MIPLDSI在上由初始化时外干闲苦状态,总线都处于LP-II状态,当检测到主机发送序列时,从机接收序列,并判断开始进入哪种工作模式,主要有高速接收、Escape模式和反向传输(Turnaround)模式。

设计的顶层模块,为顶层模块搭建测试平台的初始化环境,根据MIPI协议描述的DSI接口的各个功能,编写测试激励testcase,通过建立虚拟主机发送端,建立虚拟显示驱动接收端,搭建起系统的验证平台,仿真结果 什么是MIPI眼图测试;湖南MIPI测试故障

湖南MIPI测试故障,MIPI测试

MIPI D-PHY的接收端容限测试

除了对于D-PHY设备的发送的信号质量有要求以外,MIPI协会还规定了对于接收端的容限要求,D-PHY的CTS规定的接收端的测试项目主要包含以下几个部分。

(1)LP信号电平和时序的判决容限(GROUP1:LP-RXVOLTAGEANDTIMINGREQUIREMENTS):其中包含了被测件对于LP信号高电平、低电平的判决阈值和容限对于脉冲宽度的判决容限测试等。(TestIDs:2.1.1,2.1.22.1.3,2.1.4,2.1.5.2.1.6,2.1.7,2.1.8)

(2)LP状态下的指令时序判决容限(GROUP2:LP-RXBEHAVIORALREQUIREMENTS):其中包含了被测件在LP状态下对于初始化、唤醒、Escape模式切换指令时序的判决容限测试等。(TestIDs:2.2.1,2.2.2,2.2.3,2.2.4,2.2.5,2.2.6,2.2.7,2.2.8) 广西PCI-E测试MIPI测试支持机器视觉的MIPI规范包括MIPIC C-PHY,D-PHY或A-PHY上的MIPI CSI-2;

湖南MIPI测试故障,MIPI测试

2,MIPID-PHY测试项目

(1)DataLaneHS-TXDifferentialVoltages

(2)DataLaneHS-TXDifferentialVoltageMismatch

(3)DataLaneHS-TXSingle-EndedOutputHighVoltages(

4)DataLaneHS-TXStaticCommon-ModeVoltages

(5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0)

(6)DataLaneHS-TXDynamicCommon-LevelVariationsBetween50-450MHz

(7)1.3.10DataLaneHS-TXDynamicCommon-LevelVariationsAbove450MHz

(8)DataLaneHS-TX20%-80%RiseTime

(9)DataLaneHS-TX80%-20%FallTime

(10)DataLaneHSEntry:T_LPXValue

(11)DataLaneHSEntry:T_HS-PREPAREValue

(12)DataLaneHSEntry:T_HS-PREPARE+T_HS-ZEROValue

(13)DataLaneHSExit:T_HS-TRAILValue

(14)DataLaneHSExit:30%-85%Post-EoTRiseTimeT_REOT

(15)DataLaneHSExit:T_EOTValue

(16)DataLaneHSExit:T_HS-EXITValue

(17)HSEntry:T_CLK-PREValue

(18)HSExit:T_CLK-POSTValue

(19)HSClockRisingEdgeAlignmenttoFirstPayloadBit

(ata-to-ClockSkew(T_SKEW[TX])

(21)ClockLaneHSClockInstantaneous:UI_INSTValue

(22)ClockLaneHSClockDeltaUI:(ΔUI)Value

MIPI-DSI接口以MIPID-PHY协议定义的物理传输层为基础,DPHY定义的物理传输层多可支持4个数据通道,1个时钟通道,每个通道在低功耗模式时以1.2V的低速信号传输,在高速模式时则采用摆幅为200毫伏的低压差分信号传输,从而相对于现有的设备表现出更高性能,更低功耗,更低EMI和更少的引脚,LCOS显示芯片是一种硅基液晶微显示技术,常用与便携式移动电子设备中,如可穿戴式设备,要求具有很低的功耗,又要具有较高的显示分辨率。因此笔者设计了一种适用于LCOS显示芯片的MIPIDSI显示驱动接口,支持的分辨率为1280*720,帧率60Hz。MIPI D-PHY的信号质量的测试方法;

湖南MIPI测试故障,MIPI测试

MIPI是一个比较新的标准,其规范也在不断修改和改进,目前比较成熟的接口应用有DSI(显示接口)和CSI(摄像头接口)。CSI/DSI分别是指其承载的是针对Camera或Display应用,都有复杂的协议结构。以DSI为例,其协议层结构如下:

CSI/DSI的物理层(PhyLayer)由专门的WorkGroup负责制定,其目前的标准是D-PHY。D-PHY采用1对源同步的差分时钟和1~4对差分数据线来进行数据传输。数据传输采用DDR方式,即在时钟的上下边沿都有数据传输。

D-PHY的物理层支持HS(HighSpeed)和LP(LowPower)两种工作模式。HS模式下采用低压差分信号,功耗较大,但是可以传输很高的数据速率(数据速率为80M~1Gbps);LP模式下采用单端信号,数据速率很低(<10Mbps),但是相应的功耗也很低。两种模式的结合保证了MIPI总线在需要传输大量数据(如图像)时可以高速传输,而在不需要大数据量传输时又能够减少功耗。

CSI接口

CSI-2是一个单或双向差分串行界面,包含时钟和数据信号。CSI-2的层次结构:CSI-2由应用层、协议层、物理层组成。

协议层包含三层:

像素/字节打包/解包层,

LLP(LowLevelProtocol)层, MIPI-DSI接口以MIPI D-PHY协议定义的物理传输层为基础;河北MIPI测试规格尺寸

MIPI测试接口引脚定义;湖南MIPI测试故障

2,MIPI协议的主要应用领域

2.5G、3G手机、PDA、PMP、手持多媒体设备

3,目前应用为成熟的两个接口CSI(CameraSerialInterface)一个位于处理器和显示模组之间的高速串行接口DSI(DisplaySerialInterface)一个位于处理器和摄像模组之间的高速串行接口。

4,DSI分层结构DSI分四层,

对应D-PHY、DSI、DCS规范、分层结构图如下:

•PHY定义了传输媒介,输入/输出电路和和时钟和信号机制。

•LaneManagement层:发送和收集数据流到每条lane。

•LowLevelProtocol层:定义了如何组帧和解析以及错误检测等。

•Application层:描述高层编码和解析数据流。 湖南MIPI测试故障

深圳市力恩科技有限公司成立于2014-04-03,同时启动了以克劳德为主的实验室配套,误码仪/示波器,矢量网络分析仪,协议分析仪产业布局。力恩科技经营业绩遍布国内诸多地区地区,业务布局涵盖实验室配套,误码仪/示波器,矢量网络分析仪,协议分析仪等板块。我们强化内部资源整合与业务协同,致力于实验室配套,误码仪/示波器,矢量网络分析仪,协议分析仪等实现一体化,建立了成熟的实验室配套,误码仪/示波器,矢量网络分析仪,协议分析仪运营及风险管理体系,累积了丰富的仪器仪表行业管理经验,拥有一大批专业人才。公司坐落于深圳市南山区南头街道南联社区中山园路9号君翔达大厦办公楼A201,业务覆盖于全国多个省市和地区。持续多年业务创收,进一步为当地经济、社会协调发展做出了贡献。